数字IC后端工程师

发表时间:2024-11-25 10:58

岗位职责

1、依据数字前端工程师的 Verilog 算法代码实现数字 IC 从 RTL 到 GDS 的相关设计;

2、编写约束文件,使用主流 EDA 工具进行 RTL 综合,评估代码性能、 面积、功耗;

3、使用主流 EDA 工具进行布局布线、时序分析、信号完整性分析等后 端相关工作;

4、设计实验室测试方案,并且使用实验室的测试设备对芯片样片进行相关测试评估;

5、撰写芯片设计、测试报告,协助测试工程师进行中测和成测规范的定义及其验证。

任职资格

1、硕士及以上学历,微电子、集成电路设计、计算机通信等相关专业;

2、具备扎实的半导体物理理论和数字集成电路基础,掌握 Verilog 语 言编程技术;

3、了解数字 IC 后端的设计流程,能够熟练使用 UNIX/Linux、 shell/perl/tcl 语言;

4、熟练进行 Floorplan、P&R、时序分析、电源完整性分析、信号完整 性分析等;

5、能够熟练阅读英文资料并能用英文撰写芯片相关技术规范、设计和测试报告;

6、具有敬业精神、团队合作精神以及良好的沟通能力,做事踏实、认真、勤恳。

7、有以下经验者优先: 1) 1-3 年以上相关工作经验,至少一次 SOC 成功流片经验; 2)熟悉 CMOS 集成电路设计、半导体制造工艺流程。


联系我们

杭州宇称电子技术有限公司

邮箱:market@microparity.com

电话:0571-56681256

地址:杭州市滨江区东信大道66号东方通信科技园五号楼1号门3楼


© 2017 microparity. All Rights Reserved 浙ICP备17044984号-1